Tugas Pendahuluan 1
Modul 2 Percobaan 2 Kondisi 1
Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=0, B3=clock, B4=1, B5=1, B6=clock
2. Gambar Rangkaian Simulasi[Kembali]
- Gambar rangkaian sebelum disimulasikan
4. Prinsip Kerja Rangkaian[Kembali]
Prinsip kerja rangkaian pada gambar terdiri dari dua bagian, yaitu rangkaian J-K flip flop (IC 74LS112) dan D flip flop (IC 7474) yang masing-masing bekerja berdasarkan sinyal clock dan kombinasi input yang diberikan. Pada J-K flip flop, dengan ketentuan J = 1, K = 0, serta sinyal clock (B3) sebagai pemicu, maka flip flop akan bekerja pada mode Set. Saat terjadi transisi naik pada clock, output Q akan berubah menjadi logika 1 dan Q̅ menjadi 0, karena kondisi J=1 dan K=0 membuat flip flop menyimpan keadaan logika tinggi. Sementara itu, D flip flop memiliki prinsip kerja yang lebih sederhana, di mana nilai pada input D (B5 = 1) akan diteruskan ke output Q setiap kali terjadi pulsa clock (B6). Dengan preset (B0) dan clear (B4) yang tidak aktif (logika 1), maka rangkaian hanya dipengaruhi oleh input D dan clock. Hasilnya, saat clock naik, output Q akan mengikuti nilai D, yaitu tetap 1, sedangkan Q̅ bernilai 0. Dengan demikian, kedua flip flop ini bekerja sinkron terhadap sinyal clock, namun dengan karakteristik penyimpanan data yang berbeda sesuai dengan jenisnya.
- Download Rangkaian Simulasi klik disini
- Download Video Simulasi klik disini
- Download DataSheet 7474 klik disini
- Download DataSheet 74LS112 klik disini
- Download Datasheet Logic Probe klik disini
- Download Datasheet SW SPDT klik disini
Komentar
Posting Komentar